国产999精品成人网站,国产一级a毛一级a看免费视频 ,伊人色综合久久天天网,最新精品国产自偷在自线

您好,歡迎來到深聯(lián)電路官網(wǎng)!

深聯(lián)電路

15年專注PCB研發(fā)制造行業(yè)科技創(chuàng)新領(lǐng)跑者

全國咨詢熱線 : 4000-169-679 訂單查詢客戶評價
當前位置:首頁» 技術(shù)支持 » 電池電路板的抗干擾設(shè)計原則

電池電路板的抗干擾設(shè)計原則

文章出處:責任編輯:查看手機網(wǎng)址
掃一掃!電池電路板的抗干擾設(shè)計原則掃一掃!
人氣:-發(fā)表時間:2020-12-26 09:26【

電池電路板的抗干擾設(shè)計原則

一、PCB廠電源線布置:

1、根據(jù)電流大小,盡量調(diào)寬導線布線。

2、電源線、地線的走向應(yīng)與資料的傳遞方向一致。

3、在印制板的電源輸入端應(yīng)接上10~100μF的去耦電容。

二、電路板地線布置:

1、數(shù)字地與模擬地分開。

2、接地線應(yīng)盡量加粗,致少能通過3倍于印制板上的允許電流,一般應(yīng)達2~3mm。

3、接地線應(yīng)盡量構(gòu)成死循環(huán)回路,這樣可以減少地線電位差。

三、去耦電容配置:

1、印制板電源輸入端跨接10~100μF的電解電容,若能大于100μF則更好。

2、每個集成芯片的Vcc和GND之間跨接一個0.01~0.1μF的陶瓷電容。如空間不允許,可為每4~10個芯片配置一個1~10μF的鉭電容。

3、對抗噪能力弱,關(guān)斷電流變化大的器件,以及ROM、RAM,應(yīng)在Vcc和GND間接去耦電容。

4、在單片機復(fù)位端“RESET”上配以0.01μF的去耦電容。

5、去耦電容的引線不能太長,尤其是高頻旁路電容不能帶引線。

四、器件配置:

1、時鐘發(fā)生器、晶振和CPU的時鐘輸入端應(yīng)盡量靠近且遠離其它低頻器件。

2、小電流電路和大電流電路盡量遠離邏輯電路。

3、印制板在機箱中的位置和方向,應(yīng)保證發(fā)熱量大的器件處在上方。

五、功率線、交流線和信號線分開走線

功率線、交流線盡量布置在和信號線不同的板上,否則應(yīng)和信號線分開走線。



我要評論:  
內(nèi) 容:
(內(nèi)容最多500個漢字,1000個字符)
驗證碼: 看不清?!
 

相關(guān)資訊